1、 课程设计课程设计 课程名称: 00-59 秒计时器设计 学 院: 电气工程学院 专 业: 电气工程及其自动化 姓 名: 学 号: 年 级: 任课教师: 年 月 日 目录 一、设计目的及要求 1.1、设计目的 1.2、设计要求 二、设计方案 2.1、硬件设计 2.2、本次设计所用元件清单 2.3、芯片选址方式的确定 2.4、输出数据的显示方式 2.5、8098 数据输出方式 2.6 主程序的设计 2.7 延时程序的设计 三、硬件图 四、程序流程图及程序 4.1 程序流程图 4.2 汇编程序清单 五、课程设计中遇到的问题 六、设计心得体会 参考资料 一、设计目的及要求 1.1、设计目的 本次课程
2、设计的题目是 00-59 秒计时器设计,通过课程设计使学生更进一步掌握单 片机原理与应用课程的有关知识,提高用汇编语言编程的能力,并将所学的内容加以综 合;通过查阅资料,了解所学知识的应用情况;通过课程设计全面系统的了解单片机的 设计方法及设计步骤,了解微机系统的基本组成及开发设计过程中需要注意的问题。 1.2、设计要求 1、利用 8098 单片机设计 00-59 秒计时器,分别显示秒时间的十位和个位。 2、00-59 秒计时器从 0 开始计时,首先显示“00” ,每隔一秒后再显示下一位数, 一直到显示完“59”后结束计时。 二、设计方案 2.1、硬件设计 此次课程设计所用到的单片机为 809
3、8 芯片。8098 芯片的内部硬件结构分为三大部 分,简述如下。 1.中央处理单元 CPU CPU 包括运算器和控制器,是一个高性能的 16 位 CPU。运算器进行各种算术或逻 辑运算,控制器则发出完成各种指令所规定操作的控制指令。 2.存储器 8098 芯片带有内部随机存储器 RAM,和一般 RAM 不同,这一 RAM 并不存放程序, 而是用于存放与运算过程或输入输出操作有关的数据或信息,起作用类似于存储器,因 此有把它称之为存储器空间或内部寄存器文件。 3.输入输出功能部件 8098 芯片内部有多种具有 I/O 功能的部件,利用这些部件,用户可直接进行 I/O 操作,在不需外加电路或只需进
4、行简单电路设计的情况下,可使 I/O 设备与芯片接口, 大大简化了用户的电路设计工作。 由于 8098 片内仅有 256 个单元的 RAM, 只作为寄存器使用, 因此在构成实际应用系统时, 必须外接 ROM 和 RAM 芯片。 此外, 最终要把计时数据显示出来还需用到许多相关的元件。 2.2、本次设计所用元件清单 元件名称 数量 8098 单片机 1 74LS138 译码器 1 6264RAM 芯片 1 2764EPROM 芯片 1 8255A 可编程并行 I/O 接口芯片 1 74LS373 锁存器 1 74HC4511 七段显示译码器 2 共阴极七段式数字显示器 2 部分元器件结构功能介绍
5、如下。 1.74LS138 译码器 74ls138是3/8译码器, 即对3个输入信号进行译码。 得到8个输出状态。 G1,G2A,G2B, 为数据允许输出端,G2A,G2B 低电平有效。G1 高电平有效。A,B,C 为译码信号输出端, Y0Y7 为译码输出端,低电平有效。 2.6264RAM 芯片 6264 芯片是容量为 8K8 的静态 RAM 芯片,采用 CMOS 工艺制作,为双列直插式封 装,共 28 只引脚. 3.2764EPROM 芯片 它是可用紫外线擦除的静态数字存储器,可能是储存亮灯的花样。在外围电路不变 的情况下,仅靠改变 2764 中的内容就可改变亮灯顺序。 4.8255A 可
6、编程并行 I/O 接口芯片 8255A 是一种通用的可编程并行 I/O 接口,共有 40 条引脚,其中 I/O 线 24 条,分 为 A,B 两组,允许分别编程。该芯片有有三个均为 8 位的数据端口 A,B,C。5.74LS373 锁存器:74LS373 的输出端 O0O7 可直接与总线相连。当三态允许控制端 OE 为低电平 时,Q0Q7 为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,Q0Q7 呈 高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当锁 存允许端 LE 为高电平时,Q 随数据 D 而变。当 LE 为低电平时,D 被锁存在已建立 的数据电平。当 LE 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。 5.CMOS 七段显示译码器 74HC4511 该种译码器是以输出高电平有效,用以驱动共阴极显示器,该集成显示译码器设有 三个辅助控制端 LE,BL,LT,其中 LE 为高电平有效,BL,LT