基于DSP和FPGA的图像处理系统设计毕业设计(含外文翻译)
-
资源ID:1389183
资源大小:2.63MB
全文页数:62页
- 资源格式: DOC
下载积分:100金币
快捷下载

账号登录下载
三方登录下载:
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
|
基于DSP和FPGA的图像处理系统设计毕业设计(含外文翻译)
1、 中文题目:基于 DSP 和 FPGA 的图像处理系统设计 外 文 题 目 : IMAGE PROCESSING SYSTEM DESIGN BASED ON DSP AND FPGA 毕业 设计 (论文)共 56 页 (其中:外文文献及译文 13 页) 图纸共 1 张 完成日期 年 月 答辩日期 年 月 I 摘要 本文研究了以 TI 高性能 DSP 为核心处理器的视频实时图像处理系统的设计原理与组成,并基于 DSP + FPGA 架构实现了视频图像处理系统。本图像处理系统主要由 图像采集电路、图像处理电路、显示电路以及系统软件组成。 首先经过 CCD 图像传感器采集复合视频信号,经过视频 A
2、/D 处理器 (SAA7115)转换成 8 bit 的数字信号,通过 DMA 方式存放在双口 RAM 中,该处理器同时还输出像素时钟信号 (PCLK),场同步 (CS)、行同步 (HS)、奇偶场 (OE)、复合消隐信号 (BLANK)。 数字信号处理器 DSP(TMS320VC5501)是本处理器的核心部分,其功能是完成整个系统的图像预处理以及数据流存储时序控制等功能。经过 DSP 处理后输出 8 bit 的数字视频信号以及像素时钟信 号 (PCLK)、 场同步 (CS)、行同步 (HS),一起送 FPGA 产生视频信号的时序逻辑,然后送视频 D/A 处理器 (SAA7105H ),最后通过 VGA 视频接口输出。静态双口 RAM 用于存储图像数据的,图像数据的读写控制时序通过 DSP 来实现。视频 D/A处理器 (SAA7105H)将 FPGA 输出的数字视频信号、像素时钟、行场同步信号合成为彩色全电视信号然后通过 VGA 输出。 该视频图像处理系统可以实现实时的数据视频信号的采集、处理及显示,可以应用于视频处理的相关领域。 关键字: DSP; FPGA;图像处理;电路设计;系统软件