欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    毕业设计---基于FPGA技术的数字存储示波器设计

    • 资源ID:1386994       资源大小:1.35MB        全文页数:47页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    毕业设计---基于FPGA技术的数字存储示波器设计

    1、 学生毕业设计(毕业论文) 系 别: 电子与电气工程学院 专 业: 电子信息工程技术 班 级: 电子 085 学 生 姓 名: 学 生 学 号: 080012212 设计(论文)题目: 基于 FPGA 技术的数字存储示波器设计 毕业设计(论文)任务书 一、课题名称: 基于 FPGA 技术的数字存储示波器设计 二、主要技术指标: ( 1) 带宽: 100MHz ( 2) 垂直灵敏度: 10mv 5v/div ( 3) 水平灵敏度 : 2.5ns 5s/div ( 4)输入阻 抗 : 1M ( 5) 存储深度: 4KB ( 6)显示: LED ( 7)通道:单通道 等 三、 工作内容和要求: 本设

    2、计的数据采集采用高速模数转换器 ADl674(A D),直接用 FPGA准确定时控制 ADC的采样速率,实现整个频段的全速采样。数据的存储采用双口 RAM(UT62-256)存储采样量化后的波形数据,同样用 FPGA控制 RAM的地址线。 整个系统采用单通道的方式, 信号进来首先经过前端的调理电路把信号电压调整到 AD的输入电压范围之内,这里调 节电路主要是由信号衰减电路和信号放大电路所组成。调 节 后的信号再送到 AD变换电路里面完成信号的数字化。然后把 AD转换后的数据送到 FPGA中,并把数据保存到 FPGA中的 FIFO中, FPGA中的电路主要包括有 FIFO、触发系统、峰值检测、时

    3、基电路等。 四、 主要参考文献: 1杨刚、 龙海燕现代电子技术一 VHDL 与数字系统设计 M北京:电子工业出版社 2004 2侯伯亨、 顾新 VHDL 硬件描述语言与数字逻辑电路设计 M西安:两安电子科技人学 1999 3潘松下、国栋 帅 L 实用教程 M成都:成都电子科技大学出版社 2000 4潘松下、 黄继业 EDA 技术实用教程 M北京:科学出版社 2002 5王振红 VHDL 数字电路设计与应用实践教程 M北京机械工业出版社 2003 学 生(签名) 2010年 5月 7日 指 导 教师(签名) 2010年 5月 10日 教研室主任(签名 ) 2010年 5月 10日 系 主 任(签名 ) 2010年 5月 12日


    注意事项

    本文(毕业设计---基于FPGA技术的数字存储示波器设计)为本站会员(泛舟)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583