1、并行数据 分时传送系统 宋清峰 (电子科技大学 自动化工程学院 2907103017) 摘要: 并行数据传输概念的实现很大程度的提升了传输容量与传输效率,但相应的通讯成本和长线传输问题也相继而生。为了使并行数据得到高效、稳定、安全的传输,本文设计了一种并行数据转串行数据并在终端实现并行数据恢复的具体实现方法,深入探讨并行数据传输的优化方案。 关键字: 并行数据传输;传输容量;传输效率;高效;稳定;安全;并行数据恢复; Parallel data transmission system by time divided Song Qingfeng (University of Electronic
2、 Science and Technology of China ,Automotive Engineering academy,2907103017 ) Abstract: The realization of parallel data transmission concept greatly ascend with transmission efficiency and capacity, but the corresponding communication cost and long term transmission problem has successively been bo
3、rn. In order to make parallel data get high efficiency, stable and secure transmission, this paper introduces a design converting parallel data into serial data and realizing parallel data recovery at the terminal, this paper probes parallel data transmission optimization scheme. Key words: Parallel
4、 data transmission; Transmission capacity; Transmission efficiency; Efficient; Stable; Secure; Parallel data recover; 0 引言 随着 数字化时代的到来,信息量大幅上涨,一种高效的传输方式,并行数据传输顾名思义就是多通道数据同时传输,相比串行数据具有传输速度快,信息容量大的特点,但是由于并行数据每位传输要求一个单独的信道支持,因此传输成本大大提高,而且由于信道之间的电容效应,远距离传输时,可靠性低。如何改进并行数据传输,提高其可靠性,进一步降低成本成为亟待解决的问题。 本文基于并
5、行数据传输技术,结合并行数据传输的相关弊端,综合利用串行数据传输技术的低成本和高可靠性等优点,设计出一套并行数据和串行数据综合的并行数据分时传输系统。 1 并行数据传输系统的总体结构 总体方向是利用多路复用器 74LS151实现并行数据的位选择,然后通过 4-16 线译码器 74LS154 实现并行数据的恢复。 16 位并行数据通过 DCBA 四位二进制代码实现地址编码,同时完成对译码器74LS154 的数据地址选择,由于 74LS151 是 8 路的数据选择器,所以在本设计中需要用两片 74LS151 并联使用。其中低三位 CBA 作为数据选择,高位 D 实现片选。两片 74LS151 的输出通过一个二位的选择器(通过门极电路实现)实现有效信号输出选择,最后通过与门赋值到 74LS154 相应的地址,完成并行数据的恢复。 2 系统设计 2.1 真值表